ترجمه مقاله Design of 3D Optical Network on Chip

ترجمه مقاله Design of 3D Optical Network on Chip

ترجمه مقاله Design of 3D Optical Network on Chip

شامل 4  صفحه انگلیسی میباشد که به صورت روان ترجمه شده که میتونید برای نمونه چکیده مقاله را مشاهده کنید.

چکیده انگلیسی:

Optical network on chip is an emerging research
topic, which can provide low latency and high bandwidth with
significantly lower power dissipation. A 3D mesh based optical
network on chip is developed together with a new optical router
architecture as the basic units. The new router fully utilizes the
properties of dimension order routing in 3D mesh networks, and
reduce the number of microresonators required for ONoCs. We
compared the loss property of the new router with four other
schemes. The results show that the new router achieves the
lowest loss for the longest path in the network of the same size.
The proposed 3D mesh ONoC is compared with 2D counterpart
in three aspects, i.e. energy, latency and throughput. The
comparison of power consumption with electronic and 2D
counterpart show that 3D ONoC can save about 79.9% energy
compared to electronic one, 24.3% energy to the 2D ONoC, all
containing 512 IP cores. The simulation of the network
performance of the 3D mesh ONoC is carried out by OPNET
under different configurations. The results also show the
performance improvement over the 2D ONoC.

چکید ترجمه شده فارسی:

NOC نوری مبحث تحقیقاتی در حال ظهور است که می تواند تاخیر را کم و پهنای باند بالا با تلفات پاور کم را ارائه دهد. NOC مبتنی بر مش سه بعد با معماری روتر نوری به عنوان یک واحد اساس توسعه یافته اند . روتر های جدید که به طور کامل از خواص مسیر یابی در شبکه های مش سه بعدی بهره می برد به منظور کاهش تعداد دفعات تشدید کننده میکرو مورد نیاز برای ONOC(NOC های نوری) است. ما خصوصیات Loss روتر جدید را با 4 طرح دیگر مقایسه می کنیم. نتایج نشان می دهد که روتر جدید به کمترین loss را برای طولانی ترین مسیر در شبکه ای با همان اندازه دست یافته است.

NOC نوری مش سه بعد که پیشنهاد شده با همتای دو بعدی از سه جنبه یعنی انرژی ، زمان تاخیر و توان مقایسه شده است. مقایسه ی توان مصرفی با الکترونیک و همتای دو بعدی اش نشان می دهد که NOC نوری سه بعدی می تواند انرژی را در حدود 9/79 %نسبت به یک الکترونیکی ذخیره کند.شبیه سازی کارایی شبکه ONOC مش سه بعدی در پیکربندی های مختلف توسط OPNET انجام شده است نتایج همچنین نشان می دهد که کارایی این شبکه نوری نسبت به ONOC دو هسته بیشتر است.

همراه این فایل ترجمه، نسخه کامل متن انگلیسی به صورت پی دی اف در اختیارتون قرار میگیرد



خرید و دانلود ترجمه مقاله Design of 3D Optical Network on Chip


ترجمه مقاله On the Design of a Photonic Network-on-Chip

ترجمه مقاله On the Design of a Photonic Network-on-Chip

ترجمه مقالهOn the Design of a Photonic Network-on-Chip

شامل 12 صفحه انگلیسی میباشد که به صورت روان ترجمه شده که میتونید برای نمونه مقدمه مقاله را مشاهده کنید.

چکیده انگلیسی:

Recent remarkable advances in nanoscale siliconphotonic
integrated circuitry specifically compatible with
CMOS fabrication have generated new opportunities for
leveraging the unique capabilities of optical technologies
in the on-chip communications infrastructure. Based on
these nano-photonic building blocks, we consider a photonic
network-on-chip architecture designed to exploit the
enormous transmission bandwidths, low latencies, and low
power dissipation enabled by data exchange in the optical
domain. The novel architectural approach employs a
broadband photonic circuit-switched network driven in a
distributed fashion by an electronic overlay control network
which is also used for independent exchange of short messages.
We address the critical network design issues for
insertion in chip multiprocessors (CMP) applications, including
topology, routing algorithms, path-setup and teardown
procedures, and deadlock avoidance. Simulations
show that this class of photonic networks-on-chip offers a
significant leap in the performance for CMP intrachip communication
systems delivering low-latencies and ultra-high
throughputs per core while consuming minimal power.

چکیده فارسی:

پیشرفت های چشم گیری که اخیرا در زمینه مدارهای مجتمع سیلیکون photonic در مقیاس نانو انجام شده است سازگاری ویژه ای با ساخت cmos داشته که موقعیت های جدیدتری برای بوجود اوردن توانایی های خاص در اهرم بندی تکنولوژی های نوری در زیرساخت های ارتباطی بروی تراشه است. با ساخت چنین بلوک های نانو photonic اینگونه در نظر میگیریم که طراحی معماری شبکه photonic بر روی تراشه باعث بوجود امدن پهنای باند برای تبادل اطلاعات زیاد ، تاخیر کمتر ، توان مصرفی کمتر که همه اینها به وسیله تبادل اطلاعات در حیطه نوری انجام میشود. در این نوع معماری جدید از یک شبکه مدار سوییچ photonic عریض که به وسیله ی یک شبکه کنترلی رانده میشود استفاده میکنیم ، این روش همچنین برای تبادل پیامهای کوتاه مستقل استفاده میشود. ما چنین طراحی شبکه ای را در کارکرد تراشه های چند پردازنده ای (cmp) استفاده میکنیم،از جمله کارکردهایی چون توپولوژی ،الگوریتم های روتینگ ،مسیرهای نصب و روشهای حذف و اجتناب ازdeadlock می باشد. با اثبات کارایی چنین نوع شبکه های photonic در تراشه گام مهمی در عملکرد ارتباطات درون سیستمی تراشه با تاخیر کمتر همراه با خروجی بیشتر در هر هسته ان هم با کمترین میزان مصرف انرژی را در cmp شاهد خواهیم بود.

همراه این فایل ترجمه، نسخه کامل متن انگلیسی به صورت پی دی اف در اختیارتون قرار میگیرد

 



خرید و دانلود ترجمه مقاله On the Design of a Photonic Network-on-Chip